Show simple item record

dc.rights.licenseAtribución-NoComercial 4.0 Internacional
dc.contributor.authorTorres Gómez, Jorge
dc.contributor.authorHernández, Fidel
dc.contributor.authorHabermann, Joachim
dc.date.accessioned2019-07-03T04:42:10Z
dc.date.available2019-07-03T04:42:10Z
dc.date.issued2016-01-01
dc.identifierISSN: 2248-8723
dc.identifier.urihttps://repositorio.unal.edu.co/handle/unal/67623
dc.description.abstractThe current article addresses digital implementation of new demodulation schemes for Binary Frequency Shift Keying (BFSK), and has two main objectives: of the description of the performance of the new processing method and its implementation on FPGA technology. Performance is analyzed by means of the total number of demodulated bits free of errors without noise, and by means of the BER parameter. The proposed method exhibits to have better performance than the solutions reported. Additionally, the solution obtained shows lower complexity than reported methods in regard to the total number of adders and multipliers. The implementation is described for FPGA systems, and the System Generator software is used for testing and simulating the results.
dc.description.abstractEl presente artículo aborda la implementación digital de un nuevo esquema de demodulación para la modulación Binary Frequency Shift Keying (BFSK), y tiene dos objetivos principales: la descripción del desempeño del nuevo método, así como su implementación con la tecnología FPGA. El desempeño se analiza teniendo en cuenta el total de bits demodulados libre de errores en un ambiente sin ruido, y por medio del parámetro BER. El método propuesto exhibe un mejor desempeño en cuanto a estos parámetros en comparación con otras soluciones reportadas. Adicionalmente, la solución obtenida muestra menor complejidad que las reportadas en la literatura científica, teniendo en cuenta el total de sumadores y multiplicadores. La implementación del demodulador propuesto se desarrolla sobre un sistema FPGA, y con el empleo de la aplicación System Generator se obtienen los resultados de prueba y simulación.
dc.format.mimetypeapplication/pdf
dc.language.isospa
dc.publisherUniversidad Nacional de Colombia - Sede Bogotá - Facultad de Ingeniería
dc.relationhttps://revistas.unal.edu.co/index.php/ingeinv/article/view/47388
dc.relation.ispartofUniversidad Nacional de Colombia Revistas electrónicas UN Ingeniería e Investigación
dc.relation.ispartofIngeniería e Investigación
dc.rightsDerechos reservados - Universidad Nacional de Colombia
dc.rights.urihttp://creativecommons.org/licenses/by-nc/4.0/
dc.subject.ddc62 Ingeniería y operaciones afines / Engineering
dc.titleNew digital demodulator with matched filters and curve segmentation techniques for BFSK demodulation: FPGA implementation and results
dc.typeArtículo de revista
dc.type.driverinfo:eu-repo/semantics/article
dc.type.versioninfo:eu-repo/semantics/publishedVersion
dc.identifier.eprintshttp://bdigital.unal.edu.co/68652/
dc.relation.referencesTorres Gómez, Jorge and Hernández, Fidel and Habermann, Joachim (2016) New digital demodulator with matched filters and curve segmentation techniques for BFSK demodulation: FPGA implementation and results. Ingeniería e Investigación, 36 (1). pp. 105-110. ISSN 2248-8723
dc.rights.accessrightsinfo:eu-repo/semantics/openAccess
dc.subject.proposalCurve segmentation
dc.subject.proposaldigital demodulation
dc.subject.proposalBFSK
dc.subject.proposalFPGA.
dc.subject.proposalSegmentación de curvas
dc.subject.proposaldemodulación digital
dc.subject.proposalBFSK
dc.subject.proposalFPGA.
dc.type.coarhttp://purl.org/coar/resource_type/c_6501
dc.type.coarversionhttp://purl.org/coar/version/c_970fb48d4fbd8a85
dc.type.contentText
dc.type.redcolhttp://purl.org/redcol/resource_type/ARTREF
oaire.accessrightshttp://purl.org/coar/access_right/c_abf2


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record

Atribución-NoComercial 4.0 InternacionalThis work is licensed under a Creative Commons Reconocimiento-NoComercial 4.0.This document has been deposited by the author (s) under the following certificate of deposit