Implementación asíncrona de las funciones mixcolumn e invmixcolumn del algoritmo de rij ndael
dc.contributor.author | Nieto Londoño, Rubén Dario | spa |
dc.contributor.author | Bernal Noreña, Álvaro | spa |
dc.date.accessioned | 2019-06-26T13:46:38Z | spa |
dc.date.available | 2019-06-26T13:46:38Z | spa |
dc.date.issued | 2010 | spa |
dc.description.abstract | Este artículo presenta resultados de la implementación asíncrona en FPGA (Field Programmable Gate Array) de las funciones de transformación de columna MixColumn e InvmixColumn, del algoritmo de Rijndael. Se usa la metodología para implementación de circuitos asíncronos de la herramienta conocida como Balsa, la cual permite descripción, síntesis y simulación funcional asíncrona de circuitos digitales. Se presentan resultados comparativos de área y desempeño de dos arquitecturas que realizan procesos de encriptación y desencriptación, la primera hace uso de las funciones sin optimizar y la segunda realiza ambos procesos usando recursos de hardware compartidos por ambas funciones. En la implementación asíncrona de todas las transformaciones se usan los protocolos de codificación dualrail y 1-de-4. | spa |
dc.format.mimetype | application/pdf | spa |
dc.identifier.eprints | http://bdigital.unal.edu.co/19832/ | spa |
dc.identifier.uri | https://repositorio.unal.edu.co/handle/unal/29784 | |
dc.language.iso | spa | spa |
dc.publisher | Universidad Nacional de Colombia Sede Medellín | spa |
dc.relation | http://revistas.unal.edu.co/index.php/dyna/article/view/15894 | spa |
dc.relation.ispartof | Universidad Nacional de Colombia Revistas electrónicas UN Dyna | spa |
dc.relation.ispartof | Dyna | spa |
dc.relation.ispartofseries | Dyna; Vol. 77, núm. 162 (2010); 281-291 DYNA; Vol. 77, núm. 162 (2010); 281-291 2346-2183 0012-7353 | |
dc.relation.references | Nieto Londoño, Rubén Dario and Bernal Noreña, Álvaro (2010) Implementación asíncrona de las funciones mixcolumn e invmixcolumn del algoritmo de rij ndael. Dyna; Vol. 77, núm. 162 (2010); 281-291 DYNA; Vol. 77, núm. 162 (2010); 281-291 2346-2183 0012-7353 . | spa |
dc.rights | Derechos reservados - Universidad Nacional de Colombia | spa |
dc.rights.accessrights | info:eu-repo/semantics/openAccess | spa |
dc.rights.license | Atribución-NoComercial 4.0 Internacional | spa |
dc.rights.uri | http://creativecommons.org/licenses/by-nc/4.0/ | spa |
dc.subject.proposal | AES | spa |
dc.subject.proposal | Balsa | spa |
dc.subject.proposal | circuitos asíncronos | spa |
dc.subject.proposal | criptografía | spa |
dc.subject.proposal | FPGAs | spa |
dc.subject.proposal | protocolo de sincronismo. | spa |
dc.title | Implementación asíncrona de las funciones mixcolumn e invmixcolumn del algoritmo de rij ndael | spa |
dc.type | Artículo de revista | spa |
dc.type.coar | http://purl.org/coar/resource_type/c_6501 | spa |
dc.type.coarversion | http://purl.org/coar/version/c_970fb48d4fbd8a85 | spa |
dc.type.content | Text | spa |
dc.type.driver | info:eu-repo/semantics/article | spa |
dc.type.redcol | http://purl.org/redcol/resource_type/ART | spa |
dc.type.version | info:eu-repo/semantics/publishedVersion | spa |
oaire.accessrights | http://purl.org/coar/access_right/c_abf2 | spa |
Archivos
Bloque original
1 - 1 de 1