Una implementación hardware optimizada para el operador exponenciación modular

dc.contributor.authorBolaños Martinez, Freddyspa
dc.contributor.authorBernal Noreña, Álvarospa
dc.date.accessioned2019-06-25T21:10:41Zspa
dc.date.available2019-06-25T21:10:41Zspa
dc.date.issued2008spa
dc.description.abstractEste documento muestra la optimización del operador Exponenciación Modular, aprovechando la gran flexibilidad de diseño que ofrecen el lenguaje VHDL y los dispositivos tipo FPGA. Debido a que el diseño se hace en un entorno limitado en hardware, la función de costo usada para la optimización considera tanto el tiempo de ejecución (desempeño) del operador, como el área ocupada por el mismo. La optimización se hace teniendo en cuenta tres alternativas distintas para la implementación del operador. Finalmente se comparan estas alternativas en términos de las funciones de costo asociadas a cada una y se discute la viabilidad de su implementación en entornos específicos.spa
dc.format.mimetypeapplication/pdfspa
dc.identifier.eprintshttp://bdigital.unal.edu.co/14036/spa
dc.identifier.urihttps://repositorio.unal.edu.co/handle/unal/23001
dc.language.isospaspa
dc.publisherUniversidad Nacional de Colombia Sede Medellínspa
dc.relationhttp://revistas.unal.edu.co/index.php/dyna/article/view/1766spa
dc.relation.ispartofUniversidad Nacional de Colombia Revistas electrónicas UN Dynaspa
dc.relation.ispartofDynaspa
dc.relation.ispartofseriesDyna; Vol. 75, núm. 156 (2008); 55-63 DYNA; Vol. 75, núm. 156 (2008); 55-63 2346-2183 0012-7353
dc.relation.referencesBolaños Martinez, Freddy and Bernal Noreña, Álvaro (2008) Una implementación hardware optimizada para el operador exponenciación modular. Dyna; Vol. 75, núm. 156 (2008); 55-63 DYNA; Vol. 75, núm. 156 (2008); 55-63 2346-2183 0012-7353 .spa
dc.rightsDerechos reservados - Universidad Nacional de Colombiaspa
dc.rights.accessrightsinfo:eu-repo/semantics/openAccessspa
dc.rights.licenseAtribución-NoComercial 4.0 Internacionalspa
dc.rights.urihttp://creativecommons.org/licenses/by-nc/4.0/spa
dc.subject.proposalCriptografíaspa
dc.subject.proposalAritmética Modularspa
dc.subject.proposalLenguaje VHDLspa
dc.subject.proposalFPGAspa
dc.titleUna implementación hardware optimizada para el operador exponenciación modularspa
dc.typeArtículo de revistaspa
dc.type.coarhttp://purl.org/coar/resource_type/c_6501spa
dc.type.coarversionhttp://purl.org/coar/version/c_970fb48d4fbd8a85spa
dc.type.contentTextspa
dc.type.driverinfo:eu-repo/semantics/articlespa
dc.type.redcolhttp://purl.org/redcol/resource_type/ARTspa
dc.type.versioninfo:eu-repo/semantics/publishedVersionspa
oaire.accessrightshttp://purl.org/coar/access_right/c_abf2spa

Archivos

Bloque original

Mostrando 1 - 2 de 2
Cargando...
Miniatura
Nombre:
1766-7719-1-PB.pdf
Tamaño:
290.16 KB
Formato:
Adobe Portable Document Format
No hay miniatura disponible
Nombre:
1766-23312-1-PB.htm
Tamaño:
38.12 KB
Formato:
Hypertext Markup Language

Colecciones